Motorola MSC8101 ADS User's Guide Page 17

  • Download
  • Add to my manuals
  • Print
  • Page
    / 346
  • Table of contents
  • BOOKMARKS
  • Rated. / 5. Based on customer reviews
Page view 16
Tables
MSC8101 User’s Guide xvii
Table 1-1. MSC8101 Serial Protocols . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-11
Table 1-2. MSC8101 Serial Performance Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-12
Table 1-3. Buffer Descriptor Naming Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-14
Table 1-4. Dual-Port RAM Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-15
Table 1-5. MSC8101 Parameter RAM Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-15
Table 1-6. SCC Parameter RAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-16
Table 2-1. Pin Connectivity for a Reset Configuration From Boot EPROM. . . . . . . . . . . . 2-5
Table 2-2. Pin Connectivity for a Reset Configuration With No Boot EPROM . . . . . . . . . 2-5
Table 2-3. Pin Connectivity for the Default Reset Configuration . . . . . . . . . . . . . . . . . . . . 2-6
Table 2-4. Pin Connectivity for a Multi-MSC8101 System, PowerPC Bus Connected. . . . 2-7
Table 2-5. RSTCONF Connections in a Multiple-MSC8101 System . . . . . . . . . . . . . . . . . 2-9
Table 2-6. Configuration EPROM Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10
Table 2-7. Hard Reset Configuration Word Values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-11
Table 2-8. Host MSC8101 of a Multi-MSC8101 System Connected Via Host Port . . . . . 2-12
Table 2-9. Multi-MSC8101 System Connected Via Host Port . . . . . . . . . . . . . . . . . . . . . 2-12
Table 2-10. Reset Configuration Word Values for Host Reset Configuration . . . . . . . . . . 2-14
Table 2-11. Data Stream Source Program Block Structure . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
Table 2-12. Structure of the Boot End Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
Table 4-1. GPCM ORx Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
Table 4-2. SDRAM Control Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-10
Table 4-3. SDRAM Timing Control Values. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-12
Table 5-1. Features of the PowerPC System Bus and PowerPC Local Bus. . . . . . . . . . . . . 5-1
Table 6-1. DMA Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-7
Table 6-2. DCHCRx Bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-8
Table 6-3. DCPRAM Addressing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-9
Table 6-4. Buffer Descriptor Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-10
Table 7-1. Edge-Triggered/Level-Triggered Interrupt Priority Registers . . . . . . . . . . . . . . 7-4
Table 7-2. Interrupt Priority Level Bit Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-5
Table 7-3. Interrupt Pending Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-6
Table 7-4. Routing of MSC8101 Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
Table 8-1. Host-Side Programmer’s Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-3
Table 8-2. DSP-Side Programmer’s Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-3
Table 8-3. Normal and DMA Mode Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-4
Table 8-4. Normal and DMA Mode Pin Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-4
Table 8-5. Single- and Dual-Strobe Bus Pin Functionality . . . . . . . . . . . . . . . . . . . . . . . . . 8-5
Table 8-6. Single and Dual Host Request Lines. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-5
Page view 16
1 2 ... 12 13 14 15 16 17 18 19 20 21 22 ... 345 346

Comments to this Manuals

No comments